日程 平成23年1月17日(月)〜1月18日(火)
慶應義塾大学日吉キャンパス〒223-8521 神奈川県横浜市港北区日吉4-1-1
電子情報通信学会 RECONF/VLD/CPSY 研究会と連催
テーマ: FPGA応用および一般
1日目のセッション終了後に懇親会を開催いたします.★VLSI設計技術研究会(VLD) 専門委員長 小野澤 晃 副委員長 宇佐美 公良 幹事 山田 晃久, 小林 和淑 ★リコンフィギャラブルシステム研究会(RECONF) 専門委員長 名古屋 彰 副委員長 京 昭倫, 弘中 哲夫 幹事 堀 洋平, 泉 知論 幹事補佐 渡邊 誠也 ★コンピュータシステム研究会(CPSY) 専門委員長 坂井 修一 副委員長 三木 良雄, 天野 英晴 幹事 久我 守弘, 上野 洋史 幹事補佐 入江 英嗣 ★システムLSI設計技術研究会(IPSJ-SLDM) 主査 若林 一敏 幹事 星 直之, 小島 直仁, 瀬戸 謙修 日時 1月17日(月) 10:10〜17:40 1月18日(火) 9:00〜17:25 会場 慶応義塾大学 日吉キャンパス 来往舎2階大会議室(〒223-8521 横浜市港北区日吉4-1-1. 東急東横線、東急目黒線、横浜市営地下鉄グリーンライン、日吉駅より徒歩1分. http://www.keio.ac.jp/ja/access/hiyoshi.html) 議題 FPGA応用および一般 1月17日(月) 午前 コンピュータシステム (10:10〜10:50)CPSY-1.Ultra-Android: ヘテロジニアス・マルチコア・プロセッサへの分散オブジェクト適用によるAndroidの高性能化 ○大川 猛・松本祐教(トプスシステムズ)・戸田賢二(産総研)・宮崎崇史(トプスシステムズ)発表キャンセル CPSY-2.UMLアクティブティ図のハードウェア記述言語NSLへの動作合成 ○山崎亮太・上陰敏弘・清水尚彦(東海大)CPSY-3.学生用 PS3 GameFrameWork Ceriumでの Pipeline ストールの検出 ○小林佑亮・河野真治・多賀野海人・金城 裕(琉球大)発表キャンセル CPSY-4.Cell Broadband Engineクラスタにおける開発負担軽減のためのミドルウェアの実装と評価 ○鎌田俊昭・設楽明宏・西川由理(慶大)・吉見真聡(同志社大)・天野英晴(慶大) 1月17日(月) 午後 コンピュータシステム応用 (11:05〜12:25) CPSY-5.ベイジアンネットワークを利用した大規模計算機ネットワークにおける障害診断手法の提案と予備評価 ○原島真悟(慶大)・藪崎仁史(日立)・坂本 亘(阪大)・西 宏章(慶大) CPSY-6.エネルギーマネジメントセンサネットワークの実装及び家庭環境への適用 ○栖原幸郎・中部知久・西 宏章(慶大) CPSY-7.アンテナ設計のためのFDTD法による電磁界シミュレーションのGPUへの実装 ○土肥慶亮・柴田裕一郎・小栗 清・藤本孝文(長崎大) CPSY-8.FPGAの配線処理におけるチャネル幅探索の分散並列化 ○澤田拡臣・久我守弘・末吉敏則(熊本大) 1月17日(月) 午後 VLSI設計技術 (13:30〜14:50) VLD-9.高位合成における可変スケジューリングの近似手法 ○曽根康介・石浦菜岐佐(関西学院大) VLD-10.最大の可観測性ドントケア集合の抽出におけるCODCを用いた近似手法 ○田大河・松永裕介(九大) VLD-11.動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法 ○山本辰也(芝浦工大)・弘中和衛(慶大)・早川勇輝(芝浦工大)・木村優之・天野英晴(慶大)・宇佐美公良(芝浦工大) VLD-12.AllianceVHDLツールセットによるROHM0.18μmチップ試作 〜 レイアウトスケマチック一致検証 〜 ○細川達也・今井紘士・清水尚彦(東海大) 1月17日(月) 午後 コンパイラと設計 (15:05〜16:25) VLD-13.プログラム併合によるコンパイラのリグレッションテストの高速化 ○森本和志・石浦菜岐佐(関西学院大)・内山裕貴(ケイ・オプティコム)・引地信之((株) SRA) VLD-14.プラグイン方式に基づくBinutilsおよびGDBの自動リターゲッティング ○多賀惣一朗(関西学院大)・久村孝寛(NEC/阪大)・石浦菜岐佐(関西学院大)・武内良典・今井正治(阪大) VLD-15.最小SD数表現を用いた剰余演算とFIRフィルタ回路への応用 ○陳 睿・田中勇樹・魏 書剛(群馬大) VLD-16.多項式表現のゲインを用いた音響信号レベル圧縮特性の研究 ○宮下達也・茂木和弘・魏 書剛(群馬大) 1月17日(月) 午後 システムLSI設計技術 (16:40〜17:40) 17.Simultaneous Allocation and Binding Considering Multiplexers in High-Level Synthesis ○Yuko Hara-Azumi (Univ. California, Irvine), Hiroyuki Tomiyama (Ritsumeikan Univ.), and Hiroaki Takada (Nagoya Univ.) 18.キャリーチェインを用いたマルチオペランド加算器のFPGA向け低電力合成手法 ○松永多苗子(早大)・木村晋二(早大)・松永裕介(九大) 19.Via数削減による大規模LSIレイアウトの高速DRC手法 ○亀井智紀・安部拓哉・本垰秀明(TOOL)・渡邊孝博(早大) −−− 懇親会(予定) −−− 1月18日(火) 午前 FPGA応用 (9:00〜10:40) RECONF-20.オートマトンの分割に基づく正規表現マッチング回路の実現について ○中原啓貴・笹尾 勤・松浦宗寛(九工大) RECONF-21.浮動小数点データ圧縮ハードウェアのための複数ストリーム符号化方式 ○片平和也・佐野健太郎・山本 悟(東北大) RECONF-22.HOG特徴とAdaBoostによる人検出処理のFPGAへの実装 ○大戸和博・土肥慶亮・柴田裕一郎・小栗 清(長崎大) RECONF-23.再構成可能論理デバイスをもちいた認識制御システムの試作環境の基礎検討 ○泉 知論(立命館大) RECONF-24.動的部分再構成を利用した切替可能なAES S-box回路の評価 ○山田菜穂子(慶大)・岩井啓輔・黒川恭一(防衛大)・天野英晴(慶大) 1月18日(火) 午後 FPGA設計環境とテスト (10:55〜12:15) RECONF-25.動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討 ○古島直道・渡邊誠也・名古屋 彰(岡山大) RECONF-26.クラスタベースFPGAにおける論理ブロック内のローカル配線最適化手法 ○益満裕司・尼崎太樹・飯田全広・末吉敏則(熊本大) RECONF-27.スイッチブロックのトポロジに着目したFPGAの配線テスト手法 ○用正博紀・井上万輝・尼崎太樹・飯田全弘・末吉敏則(熊本大) RECONF-28.MEMSダイナミック光再構成型ゲートアレイにおけるMEMS組立精度 ○森田裕宣・渡邊 実(静岡大) 1月18日(火) 午後 招待講演 (13:30〜14:15) RECONF-29.[招待講演]FPGAを対象とした束データ方式による非同期式回路の設計 ○齋藤 寛(会津大) 1月18日(火) 午後 FPGAアクセラレータ (14:30〜15:50) RECONF-30.マルチアクセラレータ型動的再構成プロセッサの実装 ○猪狩修平・北道淳司・奥山祐市・黒田研一(会津大) RECONF-31.超低電力アクセラレータSLD(Silent Large Datapath) の提案 ○安田好宏・小崎信明・齊藤貴樹・池淵大輔・天野英晴(慶大)・中村 宏(東大)・宇佐美公良(芝浦工大)・並木美太郎(東京農工大)・近藤正章(電通大) RECONF-32.超低電力アクセラレータSLD(SilentLargeDatapath)の実機評価 ○小崎信明・安田好宏・齊藤貴樹・池淵大輔・天野英晴(慶大)・中村 宏(東大)・宇佐美公良(芝浦工大)・並木美太郎(東京農工大)・近藤正章(電通大) RECONF-33.FPGAを用いたデータストリームに対するウィンドウジョインの実装方法の検討 ○寺田祐太・三好健文(電通大)・川島英之(筑波大)・吉永 努(電通大) 1月18日(火) 午後 マルチFPGAシステム (16:05〜17:25) RECONF-34.FPGAによるメニーコアシミュレータScalableCoreシステムの正当性検証 ○高前田伸也・笹河良介・吉瀬謙二(東工大) RECONF-35.FPGAによる高速で扱いやすいLCD表示器の実装と評価 ○藤枝直輝・吉瀬謙二(東工大) RECONF-36.PC-FPGA複合クラスタにおけるゲートウェイと遠隔呼出し機構 小畑正貴・○上嶋 明・尾崎 亮(岡山理科大) RECONF-37.複数のFPGAを用いたデータフローマシン構築の検討 ○田舎片健太・森下博和(慶大)・長名保範(成蹊大)・藤田直行(JAXA)・天野英晴(慶大) 一般講演:発表 15 分 + 質疑応答 5 分 ◎17日(月)の研究会終了後、懇親会を予定しておりますので是非ご参加ください。
SLDM 関係 問合せ先:
SLDM研究会 担当 瀬戸 謙修 宛
E-mail: sldm2010 @ slrc.kyushu-u.ac.jp
(@前後のスペースを削除して下さい)