[12:45-14:15]セッション7B ポスター
座長:佐藤 真平 (信州大)
(7B-1)
イジングモデル上の量子アニーリング手法の局所最適解間の遷移の評価
小澤駿貴(早大),木村晋二(早大)
(7B-2)
Optimizing Hardware-Friendly Object Detection Network for Edge Devices
Liu Zeqiu (早大),Sha Xingan (早大),Tao Haoyang (早大),Yanagisawa Masao (早大),ShiYouhua (早大)
(7B-3)
Energy-efficient and Real-time FPGA-based YOLOv6 accelerator for Object Detection
Sha Xingan (早大),Liu Zeqiu (早大),Meng Yuejie (早大),Yanagisawa Masao (早大),ShiYouhua (早大)
(7B-4)
バンドギャップ基準電圧回路におけるバラツキ抑制を考慮した設計アプローチ
林竜史(高知工科大),橘昌良(高知工科大)
(7B-5)
発表キャンセル
(7B-6)
イジングモデルの係数削減による量子イジングマシンの出力改善の評価
谷地悠太(早大),多和田雅師(早大),戸川望(早大)
(7B-7)
65nm FDSOI プロセスで試作したリングオシレータの超長期経年劣化の実測評価
木下友晴(京都工繊大),岸田亮(富山県立大),小林和淑(京都工繊大)
(7B-8)
電源TSV 検査で製造ばらつきキャンセルを行う際の抵抗測定箇所最適化アルゴリズムの提案
川上雄大(帝京平成大),蜂屋孝太郎(帝京平成大)
(7B-9)
LSI の放射性エミッションノイズモデリングに向けたTEG 設計
石田大和(弘前大),神谷浩(弘前大),佐野文也(弘前大),葛西瀬梨亜(弘前大),松村哲哉(日本大),今村幸祐(金沢大),金本俊幾(弘前大)
(7B-10)
クロックトゲートとクロックレスゲートが混在する超伝導SFQ 回路の自動配置
林泰誠(京大),髙木直史(京大)
(7B-11)
PUF Group with Dynamically Shared Entropy
陳振哲(京大),篠原尋史(早大),佐藤高史(京大)
(7B-12)
オペコードコンパクト化によるプロセッサの回路面積低減の評価
吉澤翔悟(近大),武内良典(近大)
(7B-13)
Gain-Cell 構造に基づく完全合成可能なスタンダードセルベースDRAM
陳岱鋒(名大),増田豊(名大),石原亨(名大)
(7B-14)
整数計画法を用いた3 層ボトルネックチャネルトラック割当て法
谷口和弥,田湯智,高橋篤司(東工大),モロンゴマチュー,南誠,西岡克也((株) ジーダット)
(7B-15)
MEDA バイオチップのための液滴運搬経路探索アルゴリズム
山本克治,神宮司明良,高橋篤司(東工大)
(7B-16)
ダブルビア制約付きコモンセントロイド配置におけるペア対称配線手法
徐紫昂,田湯智,高橋篤司(東工大),モロンゴマチュー,南誠,西岡克也((株) ジーダット)
(7B-17)
ヘブ則に基づく動的重み調整手法を利用したスパイキングニューラルネットワークの低レイテンシ・低消費エネルギ推論
羽原丈博(京大),佐藤高史(京大),粟野皓光(京大)
(7B-18)
リーク電流で演算する量子化ニューラルネットワーク向け低電力SRAM インメモリアクセラレータ
田形寛斗(京大),佐藤高史(京大),粟野皓光(京大)
(7B-19)
ストレス分離スターブ型発振器を用いた経年劣化現象の実測評価
戸田莉彩(東京理科大),岸田亮(富山県立大),小林和淑(京都工繊大),松浦達治(東京理科大),宮内亮一(東京理科大),兵庫明(東京理科大)
(7B-20)
トップダウンZDD 構築法を用いたDSP ブロック向けテクノロジマッピング最適解全列挙アルゴリズム
芹澤拓也(立命館大),今川隆司(明治大),越智裕之(立命館大)
(7B-21)
微細MOSFET の統計的性質を利用する- 40~140 ℃で動作可能なCMOS 温度センサ
太田慎一(京大),イスラムマーフズル(京大),久門尚史(京大)